奕斯伟计算DPC 2024:发布RISAA技术与生态平台 推出系列芯片新产品

9月10日,奕斯伟计算2024首届开发者伙伴大会(ESWIN Computing Developer Partners Conference,简称奕斯伟计算DPC大会)在北京亦庄举行。本届大会以“绿色、开放、融合”为主题,从技术创新、产品应用、生态建设等方面,向开发者、行业伙伴等相关方发出开放合作倡议,加速RISC-V在各行各业的 融合和应用落地,共同推动RISC-V新一代数字基础设施生态创新和产业发展。

2024奕斯伟计算开发者伙伴大会(DPC)

中国工程院院士倪光南,中国工程院院士吴汉明,RISC-V国际基金会首席执行官Calista Redmond,SiFive联合创始人兼首席技术官Yunsup Lee,北京大学讲席教授、RISC-V国际基金会人工智能与机器学习技术专委会主席谢涛,开源芯片研究院首席科学家包云岗等极具影响力的专家、学者、企业家受邀出席并发表演讲,共同探讨AI时代背景下RISC-V的发展机遇。

RISC-V数字基础设施:绿色、开放、融合

当前,人类正式步入第四次产业革命,迎来了人工智能时代。大模型的兴起和应用,对算力的需求呈几何级增长,数字基础设施面临能耗高、创新活力不够、系统实现代价大等诸多挑战。什么样的数字基础设施和产业创新体系能够适应AI时代的需要?

奕斯伟董事长王东升在《RISC-V数字基础设施:绿色 开放 融合》(RISC-V Digital Infrastructure:Green Open Fusion)主题演讲中分享了自己的真知灼见,“绿色、开放、融合是我们解决这些问题,创造新的市场机会,形成新的产业创新体系的方向。RISC-V,为AI时代而生,是最符合绿色、开放、融合之要求的计算架构。”

奕斯伟董事长王东升发表主题演讲

他进一步阐述道,绿色是指围绕系统高能效的目标,推动算法、架构和工艺的迭代升级,促进AI时代数字基础设施这个“人造智慧系统”的能效逐步趋近于人脑,适应可持续发展的需要;开放是指心态开放、标准开放、场景开放、合作开放,鼓励更多行业伙伴参与新一代数字基础设施产业体系的创新创造,共同促进生态繁荣和产业创新发展;融合是指通过构筑适配不同领域和场景需求的共性计算底座,推进异构计算融合,提升软件算法的兼容性及资源调度效率,降低系统实现的复杂度和代价,最终提高系统整体的投入产出和性价比。

中国工程院院士倪光南表示,奕斯伟王东升董事长提出的RDI概念,将有力地推动RISC-V的生态建设和产业繁荣。RISC-V和Chiplet的完美融合会促进DSA(Domain Specific Architecture,即“面向特定领域”)计算架构的创新和变革,再结合软件调优,我们有望进入“需求定义硬件”的新时代。

中国工程院院士倪光南致辞

中国工程院院士吴汉明认为,新质生产力强调在信息化、数字化、智能化时代,利用新一代数字基础设施的先进技术和创新模式,提升生产效率和创造新价值。RDI产业概念正是符合这一理念的生动实践,它倡导生态链上下游的紧密合作,共同推动数字基础设施的创新与发展。

中国工程院院士吴汉明致辞

RISC-V凭借开放、高效、灵活、低功耗、模块化及可扩展性等优势,走出与封闭式的X86和授权模式的ARM不同的发展路径,让产业界看到通过更加简洁的方式进行架构创新的机遇, 从嵌入式系统到物联网,从边缘计算到服务器,RISC-V的足迹遍布数字基础设施的每一个角落,成为打造AI时代共性算力底座的切口。

优势互补 开放合作 RISAA(瑞赛)技术与生态平台重磅发布

根据SHD Group的调研报告,2023年全球RISC-V芯片出货量达到13亿颗,预计2030年出货量将达到162亿颗,年均复合增长率为44%。RISC-V用了约10年时间就走完了传统架构30年的发展历程,在多个领域展现出强大的竞争力。

“RISC-V发展到现在,已经到了一个承上启下的关键时期:是时候在IoT领域取得成绩的基础上,开始谋划RISC-V进入强生态领域的策略和路径了。”奕斯伟计算高级副总裁、首席技术官何宁博士分享道,“王东升董事长首次提出了RDI产业概念,这有着特别的意义。它将RISC-V这一个相对抽象的概念,纳入到数字基础设施这样一个具象的实体之中,将离散的、不成规模、不成体系的RISC-V产品,整合成一个完整的系统。同时,也将RISC-V在数字中国建设中承担的责任和使命,用最简明扼要的方式概括了出来。”

RDI(RISC-V Digital Infrastructure,RISC-V数字基础设施)的产业概念,指所有采用RISC-V架构的数字基础设施,包括芯片、设备、软件、系统,以及由此形成的“新算力、新网络、新数据、新设施、新终端”等。垂直行业场景会是RDI落地的首先突破口。要面向不同行业场景,快速构建创新解决方案,提升RISC-V的渗透率,需要产业链上下游广泛、深入、持续的合作。

为了更好地支撑RDI落地,本次DPC大会上,何宁博士发布了RISAA(RISC-V+AI Architecture)平台。他表示,“我们相信,RISC-V必将成为AI的原生架构;而AI赋能的新终端、新设备,也将成为RISC-V的杀手级应用。因此,RISC-V+AI,是趋势也是必然。而RISAA平台,就是一个在AI新时代背景下,基于新一代计算架构打造的绿色计算平台。RISAA不只是一个技术支撑平台,更是促进产业落地的生态合作平台,致力于解决的是企业在RISC-V产品开发和生态推广中面临的一些共性问题。奕斯伟计算希望能够借助RISAA平台推动行业伙伴间的技术合作、应用落地与生态共建。在生成式人工智能正重塑产业生态格局,新应用、新需求快速涌现的当下,我们必须形成合力,加快迭代技术、产品和软件生态,才能抓住 RISC-V发展的黄金时期!”

奕斯伟计算高级副总裁、首席技术官何宁博士发布RISAA(瑞赛)技术与生态平台

具体来说,RISAA(瑞赛)平台建设包括三方面的基础技术能力,以及五层级的产业生态共建模式。

三方面的技术能力首先是RISC-V+AI的技术底座能力,旨在构建一个兼容不同计算需求的共性计算底座;其次是DSC能力(Domain Specific Computing,领域专用计算能力),旨在提升RISC-V产品在各领域应用的竞争力,支撑行业场景落地;最后是开放的软硬件接口与平台,旨在为生态伙伴实现技术上的互联互通提供条件。

五层级的生态共建模式包括在IP、芯粒、芯片、板卡、系统设备五个层级的产品形态上,实现合作伙伴间互惠互利、互通有无、协同创新、共谋发展。在IP、芯粒、芯片、板卡、系统设备每一个层级上与技术能力的建设结合起来,奕斯伟计算希望与伙伴合力共建RISC-V产品矩阵,助力RISC-V迈入市场更广阔的高价值、强生态领域。

大会现场举行了首批RDI 生态伙伴战略合作签约,北京国家金融科技认证中心、珠海华发集团有限公司、东软集团股份有限公司、武汉精测电子集团股份有限公司、京东方艺云科技有限公司、北京亦庄智能城市研究院集团有限公司、北京天顶星智能信息技术有限公司等生态链伙伴与奕斯伟计算就推动RDI在金融、能源、医疗、工业、教育、智慧城市、智慧家庭及汽车等应用场景落地签署了战略合作协议。

RISC-V国际基金会CEO Calista Redmond认为,RISC-V+AI在大量计算场景中展示出巨大潜力,基于奕斯伟计算推出的平台,她呼吁全球同行一起持续推动生态系统的发展,为开源软件做出贡献,积极参与供应链、市场机会和尚未触及的前沿领域,以创新推动行业进步。

RISC-V国际基金会CEO Calista Redmond致辞

瞄准智端、智车、智算 发布创新芯片产品与方案

奕斯伟计算自2019年成立以来,就定位为“AI时代RISC-V新一代计算架构芯片与方案提供商”,以数据的显示交互和计算连接为核心业务方向,打造RISC-V+AI的核心技术底座,积累RISC-V领域专用计算(DSC)能力,聚焦智能终端、智能汽车与智能计算三类场景,为客户提供创新的芯片与方案。

DPC大会现场,奕斯伟计算高级副总裁、首席产品官、计算事业群CEO楼晓东发布了多款全球首发的RISC-V芯片产品与方案,应用于智能终端、智能汽车与智能计算等场景。

智能终端领域,奕斯伟计算推出64位符合RVA23规范的RISC-V多媒体SoC、RISC-V电竞显示器主控芯片、RISC-V 5G小基站射频收发芯片;

智能汽车领域,带来RISC-V+AI 车控MCU、RISC-V车路协同C-V2X SoC、RISC-V车载图像处理芯片、超低延迟电子后视镜解决方案、柔性OLED智能交互解决方案;

智能计算领域,发布64位RISC-V Dual-Die AI SoC、高性能RISC-V开发板、边缘智能计算站、1U微服务器、AI加速卡/视频卡转码卡。其中,AI SoC EIC7702X采用8核64位乱序RISC-V高性能处理器和自主研发的高效神经网络计算单元(NPU),支持全栈浮点计算,全面加速生成式大模型;拥有丰富的外围扩展接口,在AI智能设备等领域具有超高的适应能力;具备强大的音视频处理能力,支持H.264、H.265等视频编解码标准及ACC-LC、G.711、G722.1等多种音频编解码方式,支持最大8K@100fps的视频解码和8K@50fps的视频编码;拥有高达4Gbps低延迟以太网的网络能力,最高可提供40TOPS INT8算力,能够应对快速变化的AI工作负载,支撑AI本地化部署。在SPEC2006基准测试中,EIC7702X取得了8.57分/GHz的亮眼成绩。

奕斯伟计算高级副总裁、首席产品官、计算事业群首席执行官楼晓东发布奕斯伟计算新产品

同时,奕斯伟计算发布了正在研发中的开放的自研IO HUB异构芯粒互联平台,支持灵活搭配GPU、DPU、NPU、xPU等各类计算芯粒,实现通用算力、网络能力及其他多元算力的扩展和多场景多元化应用。IO HUB芯粒互联平台,采用UCIe作为芯粒间互联接口,支持与第三方芯粒实现高带宽互联;支持DDR4/5高性能内存和PCIe5.0/CXL2.0、Ethernet 100G/200G/400G的高速接口;内置GPGPU加速器,提供网络卸载,压缩解压缩等通用硬件加速能力;内置高性能加解密安全引擎,为产品提供高安全保障。

在IO HUB基础上,可通过各合作伙伴间的芯粒组合实现满足不同场景需求的计算芯片,如通过SiP合封IO HUB芯粒和计算芯粒,提供通用计算能力,可用于云端计算服务器、企业专用计算服务器等RDI数字基础设施;及通过合封GPU、NPU、DPU芯粒,可用于云端训推服务器、边缘推理服务器、存储服务器和网络卸载计算服务器等RDI数字基础设施。

楼晓东表示,奕斯伟计算提供开放的IO HUB异构芯粒互联平台和灵活的商业模式,期待与各芯粒合作伙伴、服务器厂家紧密 合作,加速芯粒间互联互通、芯片产品适配与认证,更好地服务终端客户的RDI数字基础设施需求,真正实现多方合作共赢。

AI时代,RISC-V数字基础设施生态创新和产业发展是必然趋势,更是业内伙伴共同的机遇。绿色计算、开放合作、融合共创。奕斯伟计算期待更多业界伙伴加入到RDI系统建设中来,携手合作、协同创新,让RISC-V从隐性走向显性,从抽象走向具象,从弱生态走到强生态,共同推动RDI生态繁荣与产业发展,为AI时代可持续发展做出贡献!

免责声明:此文内容为第三方自媒体作者发布的观察或评论性文章,所有文字和图片版权归作者所有,且仅代表作者个人观点,与 无关。文章仅供读者参考,并请自行核实相关内容。投诉邮箱:editor@fromgeek.com。


企业会员

免责声明:本网站内容主要来自原创、合作伙伴供稿和第三方自媒体作者投稿,凡在本网站出现的信息,均仅供参考。本网站将尽力确保所提供信息的准确性及可靠性,但不保证有关资料的准确性及可靠性,读者在使用前请进一步核实,并对任何自主决定的行为负责。本网站对有关资料所引致的错误、不确或遗漏,概不负任何法律责任。任何单位或个人认为本网站中的网页或链接内容可能涉嫌侵犯其知识产权或存在不实内容时,应及时向本网站提出书面权利通知或不实情况说明,并提供身份证明、权属证明及详细侵权或不实情况证明。本网站在收到上述法律文件后,将会依法尽快联系相关文章源头核实,沟通删除相关内容或断开相关链接。

2024-09-10
奕斯伟计算DPC 2024:发布RISAA技术与生态平台 推出系列芯片新产品
9月10日,奕斯伟计算2024首届开发者伙伴大会(ESWIN Computing Developer Partners Conference,简称奕斯伟计算DPC大会)在北京亦庄举...

长按扫码 阅读全文

Baidu
map