跳过5nm 台积电透露Graphcore下一代IPU将基于3nm工艺研发

8月28日消息,据国外媒体报道,5nm工艺在今年一季度投产之后,台积电下一代工艺研发的重点已转移到了3nm,目前正在按计划推进,计划在2021年风险试产,2022年下半年大规模投产。

在2020年度的台积电全球技术论坛上,他们也提到了3nm工艺,披露了3nm工艺的性能提升信息。

外媒最新的报道显示,在介绍3nm的工艺时,台积电重点提到了为人工智能和机器学习研发加速器的半导体厂商Graphcore。台积电透露,Graphcore用于加速机器学习的下一代智能处理单元(IPU),将基于台积电的3nm工艺研发,越过5nm工艺。

Graphcore目前已经推出两代IPU,第一代是Colossus Mk1 IPU,采用台积电的16nm工艺,集成236亿个晶体管;第二代是不久前推出的Colossus Mk2 IPU,采用的是台积电的7nm工艺,集成592亿个晶体管。

虽然台积电透露Graphcore下一代的IPU将基于台积电的3nm工艺研发,但并未透露具体的时间框架,也未提及Graphcore的任何策略信息。


企业会员

免责声明:本网站内容主要来自原创、合作伙伴供稿和第三方自媒体作者投稿,凡在本网站出现的信息,均仅供参考。本网站将尽力确保所提供信息的准确性及可靠性,但不保证有关资料的准确性及可靠性,读者在使用前请进一步核实,并对任何自主决定的行为负责。本网站对有关资料所引致的错误、不确或遗漏,概不负任何法律责任。任何单位或个人认为本网站中的网页或链接内容可能涉嫌侵犯其知识产权或存在不实内容时,应及时向本网站提出书面权利通知或不实情况说明,并提供身份证明、权属证明及详细侵权或不实情况证明。本网站在收到上述法律文件后,将会依法尽快联系相关文章源头核实,沟通删除相关内容或断开相关链接。

2020-08-28
跳过5nm 台积电透露Graphcore下一代IPU将基于3nm工艺研发
芯片代工商台积电在全球技术论坛上透露,Graphcore用于加速机器学习的下一代智能处理单元(IPU),将基于台积电的3nm工艺研发,越过5nm工艺。

长按扫码 阅读全文

Baidu
map