2022-6-1 中国,上海
上海合见工业软件集团有限公司(简称“合见工软”)近日推出多款EDA产品和解决方案,以更好地解决芯片开发中的功能验证、调试和大规模测试管理,以及先进封装系统级设计协同等不同任务的挑战。
本次发布的EDA产品和解决方案包括:
• 新一代时序驱动(Timing-Driven)的高性能原型验证系统UniVista Advanced Prototyping System(简称“UV APS”)——快速自动化实现4-100颗VU19P FPGA级联规模的芯片高性能原型验证;
• 先进封装协同设计检查工具UniVista Integrator(简称“UVI”)的Sign-off级完整功能版;
• 高效易用的数字功能仿真调试工具UniVista Debugger(简称“UVD”);
• 强大灵活的大规模功能验证回归测试管理平台UniVista Verification Productivity System(简称“VPS”);
• 即插即用的混合原型系统级IP验证方案UniVista Hybrid IPK(简称“HIPK”)。
UV APS全新功能升级版集成了先进的时序驱动全流程编译软件APS Compiler,自研的强大前端编译处理引擎,可以快速实现多种类型设计的移植和启动,降低用户初期部署成本;APS Compiler内嵌功能更强大的时序驱动引擎,并通过大范围TDM ratio自动优化求解,面对10亿门以上设计亦能自动化快速实现更卓越的性能。全新版的UV APS同时还提供了寄存器回读和 调试等多样化调试手段。硬件系统支持4-100颗VU19P FPGA的级联,单套设备采用4颗FPGA,最大容量支持25套设备级联;合见工软同时提供了面向多种行业应用的原型验证子卡及快速定制服务,支持PCIe Gen5、DDR5、HBM2e等高性能接口速率适配,支持虚拟原型混合验证等一系列适配多种典型应用的解决方案,使用户可以轻松应对原型验证的各种复杂场景需求。
UVI增强版完善了先进封装设计在IC、Package、PCB设计协同的Sign-off功能,支持全面的系统互连一致性检查(System-Level LVS),合见工软在仿真生产设计环境所得准确率、覆盖率均达100%。该版本将检查效率提高了96倍,从上一版检查600,000管脚8分钟提升至5秒钟;同时,在图形显示性能、效果与精度上都有大幅提升。目前UVI增强版已在业内多家客户应用。UVI采用工业软件的高端技术,融合先进的底层架构及EDA行业先进封装产业链高效优秀的设计实践,为行业各领域客户提供高效直观简洁的系统级协同设计环境。同时,UVI更多新的迭代功能也将在不久后陆续推出。
UVD通过采用前沿的技术,实现了高性能、高容量的架构和关键技术设计,支持智能源代码追踪,可以兼容业界不同的验证工具和方案,同时具有简洁易用的用户界面。其产品功能的设计立足于用户的实际需求并适应验证流程和方法学的发展。UVD可以在编译源文件的基础上,生成高性能、大容量的设计及验证环境信息数据库,其配合合见工软验证工具或第三方验证工具可以生成统一的高压缩比的波形数据库(USDB),利用简洁易用、快速响应的可视化界面,用户可以高效完成调试任务,加速验证收敛。
VPS实现了以覆盖率为驱动的自动化数字前端验证流程管理和海量数据管理,它为用户提供了从初始验证计划创建、回归执行、回归数据收集挖掘、智能错误调试、项目追踪到最终覆盖率收敛的完整流程管理与支持。同时VPS具备优秀的广泛性和可定制性,不仅支持运行业界的多种验证工具,还提供灵活的API接口,使其与CI/CD、缺陷管理等第三方工具的定制化集成成为可能。VPS采用分布式技术和高性能数据库技术,有效避免单点故障带来的系统崩溃,支持不间断服务的平滑增量部署机制,实现多用户、多项目间的跨区域高性能统一管理。该产品还提供了灵活友好的用户界面,包含命令行界面和可视化界面,使用户可以方便直观地进行流程数据管理和项目追踪。
HIPK作为方便易集成的软硬件协同验证平台,充分利用了虚拟原型和FPGA原型验证系统的优势,在项目早期就可为用户提供一个软件开发调试以及IP子系统软硬件协同验证的环境,从而加速软硬件验证的收敛。虚拟侧处理器支持ARM/RISC-V/x86主流指令集架构,transactor支持AMBA接口,可满足大多数软硬件设计需求。除FPGA原有调试手段外,HIPK提供了丰富的API接口以方便用户直接调试FPGA,同时还支持基于Eclipse CDT的软件调试环境,提升软件开发人员的操作体验。另外值得一提的是,目前FPGA原型验证系统支持合见工软UV APS与Phine Design系列产品,并提供了FMC、GTY等多种扩展接口、内嵌和外接存储方案,大大扩展了用户的应用场景。
合见工软首席技术官贺培鑫表示:“新一代UV APS原型验证产品增强了多种时序驱动引擎在编译流程各个环节的支持,我们的数项专利技术确保高效实现4-100颗VU19P FPGA级联规模设计的性能优化,UV APS同时优化了快速设计移植功能,大幅节省了用户的时间和精力。
“作为强调用户体验的功能调试工具,UVD一直秉承调试工程师实际使用需求至上的设计理念,在处理复杂问题定位时,为用户提供快速易用,且极具亲和力的一流调试体验。
“我们专注于帮助客户提升验证项目整体执行效率,新推出的VPS工具套件在自动Re-run/Re-try等回归测试效率提升方面表现优异,VPS基于开放式架构的一键式部署,维护简单,同时更好地支持了大型客户跨集群、多地域部署需求。
“同期发布的增强版UVI先进封装协同设计工具,则首次真正意义上实现了Sign-off级一致性检查功能。”
中兴微电子有线系统部部长贺志强表示:“非常高兴看到合见工软在如此短的时间内推出这么多款高质量的EDA产品,可以切实帮助芯片客户应对设计验证中的各项挑战。VPS为中兴通讯在芯片验证管理解决方案上提供了新的选择,尤其针对中兴这样多项目、多团队、多地域的复杂部署需求,VPS在回归执行效率上的出色表现甚至超出目前主流EDA厂商的对应工具。UVD图形界面简洁易用、响应快速、运行稳定,其提供的高性能波形格式和关键调试功能,能够满足我们实际项目中的主要验证调试场景的需求。同时UV APS基于时序驱动自动分割的compiler性能以及灵活强大的虚拟侧扩展方案令我们印象深刻,很期待UV APS后续在中兴大规模芯片原型验证项目中成功落地。”
欲了解更多详情或购买相关产品,欢迎垂询sales@univista-isg.com。
关于合见工软
上海合见工业软件集团有限公司(简称“合见工软”)作为自主创新的高性能工业软件及解决方案提供商,以EDA(电子设计自动化,Electronic Design Automation)领域为首先突破方向,致力于帮助半导体芯片企业解决在创新与发展过程中所面临的严峻挑战和关键问题,并成为他们值得信赖的合作伙伴。
了解更多详情,请访问www.univista-isg.com。
(免责声明:本网站内容主要来自原创、合作伙伴供稿和第三方自媒体作者投稿,凡在本网站出现的信息,均仅供参考。本网站将尽力确保所提供信息的准确性及可靠性,但不保证有关资料的准确性及可靠性,读者在使用前请进一步核实,并对任何自主决定的行为负责。本网站对有关资料所引致的错误、不确或遗漏,概不负任何法律责任。
任何单位或个人认为本网站中的网页或链接内容可能涉嫌侵犯其知识产权或存在不实内容时,应及时向本网站提出书面权利通知或不实情况说明,并提供身份证明、权属证明及详细侵权或不实情况证明。本网站在收到上述法律文件后,将会依法尽快联系相关文章源头核实,沟通删除相关内容或断开相关链接。 )