Codasip发布全新RISC-V嵌入式内核L31和L11 支持AI/ML边缘定制

2月25日消息,处理器设计自动化领域的领导者Codasip于今日发布了其L31和L11两款新产品,它们是相关产品系列中专为定制处理器而优化的最新低功耗嵌入式RISC-V处理器内核。基于这些新内核,客户可以很方便地使用Codasip Studio工具去定制处理器设计,以支持诸如神经网络、人工智能/机器学习(AI/ML)等具有挑战性的应用,包括例如物联网(IoT)边缘计算等极小型化的、功率受限的应用。

在物联网/工业物联网(IoT/IIoT)等边缘计算设备上部署AI/ML将获益良多,可有助于提高安全性、降低功耗,以及减少实时处理的延迟。由于AI/ML的算法类型属于计算密集型,并且嵌入式系统内部资源有限,因此需要使用定制处理器才能提供足够的性能。为此,CodasipL31/L11嵌入式内核运行在谷歌的TensorFlowLite for Microcontrollers上,并利用Codasip Studio工具来定制一类全新的嵌入式AI*内核,因此特别适用于空间和功率开销极其有限的物联网应用。

Codasip首席技术官Zdeněk Přikryl表示:“通过购买RISC-V处理器高级描述语言CodAL的授权,使Codasip客户获得了一套完整架构许可,从而可去实现ISA和微体系架构的定制。随着新L11/31内核的问世,方便了我们在尺寸和功率受限的嵌入式处理器设计中加入客户所需的功能,如边缘人工智能等。”

长期以来,Codasip的内核可定制功能是公司成功的基石,这也是目前全球已有超过20亿颗处理器使用了Codasip IP的原因。除了更容易定制内核以匹配特定的嵌入式设计以外,Codasip还增强了两种新内核的性能使其能够支持更高主频。

现有的处理器并不能很好地加载人工智能和机器学习应用;同时,器件的数据类型、量化模型和性能需求也因应用不同而差异巨大。Codasip提供的“创造差异化设计”模式意味着使用其Studio工具的客户,可以根据其特定系统、软件及应用程序的要求来定制处理器。同样地,低功耗物联网应用中嵌入式设备的资源也极为有限:内存有限,指令集也有限,但器件开发人员还需要保证此类器件具有功耗低和内生安全性等特性,并且能够实现实时响应和通信。

Codasip Studio RISC-V设计工具可以提供定制的指令,它们特别适合用来开发人工智能/机器学习(AI/ML)处理器。通过将TensorFlow Lite for Microcontrollers**(TFLite Micro)、RISC-V定制指令以及Codasip处理器设计工具三者相结合,就可以为嵌入式的、高效率的边缘神经网络处理功能带来了更多优势,包括低延迟、高安全性、快速通信和低功耗等。而这些优势对于新兴物联网和工业物联网(IIoT)边缘应用而言至关重要,能够在此类应用中实时运行AI/ML任务正在迅速成为系统级芯片(SoC)的一项标准特性。

Codasip的最新L31和L11处理器内核是业内首批支持TFLite Micro的内核,但支持范围仅限适用于Codasip的整个RISC-V内核产品组合。

通过采用TensorFlow Lite AI框架来支持神经网络,Codasip RISC-V处理器IP因此特别适合那些计划在其AI/ML器件的内核中加载市场领先性能的系统开发人员。同时凭借着边缘处理器功能性,Codasip定制化设计的性能也为那些关键任务型嵌入式物联网应用带来了高实时性优势。

(免责声明:本网站内容主要来自原创、合作伙伴供稿和第三方自媒体作者投稿,凡在本网站出现的信息,均仅供参考。本网站将尽力确保所提供信息的准确性及可靠性,但不保证有关资料的准确性及可靠性,读者在使用前请进一步核实,并对任何自主决定的行为负责。本网站对有关资料所引致的错误、不确或遗漏,概不负任何法律责任。
任何单位或个人认为本网站中的网页或链接内容可能涉嫌侵犯其知识产权或存在不实内容时,应及时向本网站提出书面权利通知或不实情况说明,并提供身份证明、权属证明及详细侵权或不实情况证明。本网站在收到上述法律文件后,将会依法尽快联系相关文章源头核实,沟通删除相关内容或断开相关链接。 )

赞助商
2022-02-25
Codasip发布全新RISC-V嵌入式内核L31和L11 支持AI/ML边缘定制
2月25日消息,处理器设计自动化领域的领导者Codasip于今日发布了其L31和L11两款新产品。

长按扫码 阅读全文

Baidu
map